定時器集成芯片引腳功能
一、功能概述
集成時基電路又稱為集成定時器,是一種數(shù)字、模擬混合型的中規(guī)模集成電路,應(yīng)用十分廣泛。它是一種產(chǎn)生時間延遲和多種脈沖信號的電路,由于內(nèi)部電壓標(biāo)準(zhǔn)使用了三個5K電阻,故取名555電路。
定時器是一種模擬電路和數(shù)字電路相結(jié)合的中規(guī)模集成電路,使用靈活,邏輯功能強,內(nèi)部的比較器靈敏度較高,而且采用差分電路形式,用其構(gòu)成的多諧振蕩器的振蕩頻率受電源電壓和溫度的影響很小,可以很方便的組成各種自己所需的電路。
二、定時器集成芯片引腳功能
1腳:外接電源負(fù)端VSS或接地,一般情況下接地。
2腳:低觸發(fā)端TL,該腳電壓小于1/3 VCC時有效。
3腳:輸出端OUT。
4腳:直接清零端RST。當(dāng)此端接低電平時,則時基電路不工作,此時不論TL、TH處于何電平,時基電路輸出為“0”,該端正常工作時應(yīng)接高電平。
5腳:CO為控制電壓端。若此腳外接電壓,則可改變內(nèi)部兩個比較器的基準(zhǔn)電壓,當(dāng)該腳不用時,應(yīng)將該腳串入一只0.01μF(103)瓷片電容接地,以防引入高頻干擾。
6腳:高觸發(fā)端TH,該腳電壓大于2/3 VCC時有效。
7腳:放電端。該端與放電管T的集電極相連,用做定時器時電容的放電引腳。
8腳:外接電源VCC,雙極型時基電路VCC的范圍是4.5-16V,CMOS型時基電路VCC的范圍為3-18V,一般用5V。
三、定時器集成芯片的內(nèi)部結(jié)構(gòu)
它內(nèi)部包括兩個電壓比較器,三個5K等值串聯(lián)電阻,一個RS觸發(fā)器(由G1和G2構(gòu)成),一個放電三極管T及功率輸出級。它提供兩個基準(zhǔn)電壓VR2(1/3 VCC)和VR1(2/3 VCC)。
定時器的功能主要由兩個比較器決定。兩個比較器的輸出電壓控制RS觸發(fā)器和放電管T的狀態(tài)。在電源與地之間加上電壓,且當(dāng)5腳懸空時,則電壓比較器C1的同相輸入端的電壓為2/3VCC,C2反相輸入端的電壓為1/3VCC。若低觸發(fā)輸入端TL的電壓小于1/3 VCC,則比較器C2的輸出為0,可使RS觸發(fā)器置1,使輸出端OUT=1,即輸出高電平。如果高觸發(fā)端TH的電壓大于2/3 VCC,同時TR端的電壓大于1/3 VCC,則C1的輸出為0,C2的輸出為1,可將RS觸發(fā)器置0,使輸出端OUT=0,即輸出低電平。